This commit is contained in:
higepi 2022-12-17 01:54:48 +01:00
commit c2541cc305
6 changed files with 10 additions and 0 deletions

BIN
12_El_Ouardi.pdf Normal file

Binary file not shown.

5
MkDocs/docs/index.md Normal file
View file

@ -0,0 +1,5 @@
# Implémentation et évaluation dun processeur RISC-V sur une architecture SoC
## Contexte
Les architectures récentes associent, dans la même puce, des FPGA et des processeurs pour constituer des SoC (System on Chip). Elles sont composées dunités optimisées et précâblées pour laccélération matérielle de certains traitements de données et permettent dinterfacer plusieurs périphériques selon différentes modalités : utilisation dun processeur matériel intégré ou dun processeur logiciel (Soft-Core).

5
MkDocs/mkdocs.yml Normal file
View file

@ -0,0 +1,5 @@
site_name: SoC RISC V implementation
repo_url: https://gitea.auro.re/higepi/Projet_SETI_RISC-V
nav:
- Projet: index.md
theme: readthedocs